在线咨询 开启辅助访问 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

ET创芯网(EETOP)

找回密码

  登录   注册  

快捷导航
搜帖子
分享 ADC中的ABC:理解ADC误差对系统性能的影响
yiffer 2010-9-19 20:15
摘要:许多工程师会在设计中遇到一些很微妙的问题:ADC的规格常常低于系统要求的指标。本文介绍了如何根据系统需求合理选择ADC,列举了ADC测量中可能遇到的各种误差源。 采用12位分辨率的模数转换器(ADC)未必意味着你的系统将具有12位的精度。很多时候,令工程师们吃惊和不解的是: 数据采集系统 所表现出的性 ...
个人分类: 数字/模拟电路设计|1766 次阅读|0 个评论
分享 高分辨率ADC板的布线
yiffer 2010-9-19 20:13
随着14位或更高分辨率ADC的采样率继续提高到百兆采样范围,随之而来的是系统设计人员必须成为时钟设计和分配及板布线方面的专家。   本文描述的是系统设计方面的一些关键性问题,特别关注印制电路板(PCB)地和电源平面布线技术。现代化的ADC需要现代化的板设计。没有精确的时钟源或仔细设计的板布线,则高性能变换器将 ...
个人分类: 数字/模拟电路设计|832 次阅读|0 个评论
分享 什么是抖动?什么叫抖动
yiffer 2010-7-6 22:04
什么是抖动?什么叫抖动 抖动的定义是“数字信号的各个有效瞬时对其当时的理想位置的短期性偏离”,这意味着抖动是不希望有的数字信号的相位调制。相位偏离的频率称为抖动频率,与抖动有密切关系的第二个参数称为漂移,把它定义为“数字信号的各个有效瞬间相对其当时的理想位置的长期偏离”。到目前为止,在抖 ...
个人分类: 数字/模拟电路设计|968 次阅读|2 个评论
分享 PCB上FPGA的同步开关噪声分析
yiffer 2010-7-6 22:00
如今CMOS技术让一块FPGA器件可以拥有多个I/O接口。同时,近几年,低功耗已开始成为高速I/O接口的主流概念。降低功耗最有效的途径就是降低电压,而电压降低就会导致I/O接口所允许的噪声余量变小。因此,对FPGA用户而言,量化芯片、封装和PCB环境下的系统级同步开关噪声(SSN)就显得十分必要。 本文对SSN进行了系统性介绍, ...
个人分类: 数字/模拟电路设计|836 次阅读|0 个评论
分享 信号完整性:信号反射
yiffer 2010-7-6 21:47
时间: 2009-04-17 21:12 来源: 未知 作者: 于博士